> > > > Zen 5: новые расширения AVX и более широкая исполнительная часть конвейера (обновление)

Zen 5: новые расширения AVX и более широкая исполнительная часть конвейера (обновление)

Опубликовано:

hardwareluxx news newПатч GCC раскрывает новую информацию об архитектуре Zen 5, которая должна быть представлена во второй половине года. Ядра Zen 5 будут использоваться в процессорах EPYC и Ryzen в различных продуктовых группах. Соответствующие новости появились в форуме Anandtech.

Судя по всему, AMD собирается сделать Zen 5 значительно шире - то есть в ядре может одновременно выполняться больше вычислительных задач. Количество ALU (арифметических логических блоков) будет увеличено на 50% - с нынешних четырех до шести. Количество AGU (Address Generation Unit) увеличено с трех до четырех. Блок FPU (Floating-Point Unit) в Zen 5 должен понимать инструкции шириной 512 бит, но при этом останется два блока умножения (MUL), два блока сложения (ADD) и два блока записи Store.

Таким образом, Zen 5 будет шире либо за счет большего количества арифметических блоков, либо за счет более широких инструкций. Однако на данный момент нет информации о том, насколько изменится передняя часть конвейера. Все же кэши, блоки предсказания переходов, декодирование и очередь микроопераций отвечают за то, что исполнительные блоки получат достаточно инструкций.

Ядра Zen 4 уже могут выполнять наборы инструкций AVX512. Но они разделяются на две инструкции по 256 бит. В Zen 5 AMD сможет выполнять наборы AVX-инструкций AVXVNNI, MOVDIRI, MOVDIR64B, AVX512VP2INTERSECT и PREFETCHI. Инструкции AVXVNNI ранее работали исключительно на процессорах Intel и использовались для ускорения приложений искусственного интеллекта. Поэтому в будущем эти наборы инструкций могут стать более важными.

VP2INTERSECT, MOVDIRI и MOVDIR64B стали доступны на Intel начиная с Tiger Lake. PREFETCHI появится на Intel только с Granite Rapids в этом году. Таким образом, в некоторых случаях AMD перенимает наборы инструкций, которые уже давно используются в процессорах Intel, а в некоторых случаях оказывается на равных.

Судя по всему, ядра Zen 5 будут совместимы по ISA во всех сегментах процессоров. Как и в случае с ядрами Zen 4 и Zen 4c, различий между EPYC и Ryzen здесь не будет.

Многое еще неизвестно

AMD пока не делала никаких официальных заявлений о Zen 5. Единственное обещание, которое AMD уже дала: Zen 5 можно ожидать во всех категориях продуктов со второй половины 2024 года. Слухи снова говорят о росте производительности IPC до 25%. Однако к этим цифрам следует относиться с большой осторожностью, поскольку они снова слишком хороши, чтобы быть правдой.

Обновление:

Согласно сообщению в китайском отраслевом издании UDN, компания AMD заказала у TSMC производство CCD с ядрами Zen 5 по техпроцессу 3 нм. Ожидается, что пробные партии сойдут с конвейера во втором квартале, а массовое производство начнется в третьем квартале.

Для процессоров Zen 5 AMD в последнее время всегда говорила о производстве по техпроцессу 3 или 4 нм. Ожидается, что кристаллы CCD будут производиться по нормам 3 нм, а IOD - по нормам 4 или 5 нм. Более раннее заявление в пользу производства по нормам 3/4 нм, вероятно, связано с тем, что AMD на тот момент еще не была уверена, какой техпроцесс будет использоваться для производства чипов.

Подписывайтесь на группу Hardwareluxx ВКонтакте и на наш канал в Telegram (@hardwareluxxrussia).

Мы рекомендуем ознакомиться с нашим руководством по выбору лучшего процессора Intel и AMD на текущий квартал. Оно поможет выбрать оптимальный CPU за свои деньги и не запутаться в ассортименте моделей на рынке.